



# TEXAS Code Composer™ INSTRUMENTS Studio





## **Embedded Systems 2**

## TIVA: HW/FW-Beschreibung & Erklärungen

## Contents

| 1 | 1 Grundstruktur                            |  |  |
|---|--------------------------------------------|--|--|
|   | 2 Registerbezeichnungen beim TM4C1294NCPDT |  |  |
|   |                                            |  |  |
| 3 | 3 Detailierter Aufbau                      |  |  |
|   |                                            |  |  |
|   | -                                          |  |  |
|   |                                            |  |  |
|   | 3.2 Beispiel ADC – ADC0                    |  |  |
|   | 3.2.1 Abfolge Registerkonfiguration        |  |  |



## 1 Grundstruktur



Abbildung 1 TIVA Mikrocontroller - Vereinfachtes Blockschaltbild



## 2 Registerbezeichnungen beim TM4C1294NCPDT

Der Aufbau der Registerbezeichnungen im Code Composer Studio ist wie folgt:

### 2.1 Beispiel Direction Register of PortA



Abbildung 2 Registerbezeichnungen - TM4C1294ncpdt.h

## 3 Detailierter Aufbau

### 3.1 Beispiel GPIO - PortA

#### 3.1.1 Struktur







#### 3.1.2 Abfolge Registerkonfiguration

Wichtige Schritte und dessen Abfolge:

- 1. Run Mode Clock Gating Control (**SYSCTL\_RCGCGPIO\_R**) für den Port Clock setzten. Dadurch wird der Clock zur Peripherie durchgeschalten und die Register sind nun les-/schreibbar
- 2. Festlegen der Richtung (GPIO\_PORTA\_DIR\_R). Eine "1" ist ein Ausgang, eine "0" ein Eingang (default).
- 3. Modus festlegen (GPIO\_PORTA\_AFSEL\_R) für das Digital I/O Pad
  - a. Falls Pin für eine andere Peripherie benutzt werden soll, noch den Port Control Mux konfigurieren (GPIO\_PORTA\_PCTL\_R)
- 4. Evtl. Pad konfigurieren gemäss Tabelle "GPIO Pad Configuration Examples" im User Manual, meist genügen die default Einstellungen
  - a. Stromstärke (GPIO\_PORTA\_DR2R\_R, GPIO\_PORTA\_DR4R\_R, GPIO\_PORTA\_DR8R\_R)
  - b. Pullup-Widerstand (GPIO\_PORTA\_PUR\_R)
  - c. Pulldown-Widerstand (GPIO\_PORTA\_PDR\_R)
  - d. Open Drain-Ausgang (GPIO\_PORTA\_ODR\_R)
  - e. Slew rate (GPIO\_PORTA\_SLR\_R)
- 5. Um als digital I/O zu verwenden, Bit im digital Enable Register setzten (GPIO\_PORTA\_DEN\_R)
- 6. Falls Interrupt-Funktionalität benötigt wird
  - a. Interrupt-Sense (GPIO PORTA IS R)
  - b. Falls beide Flanken auszuwerden sind (GPIO\_PORTA\_IBE\_R)
  - c. Interrupt-Event (GPIO\_PORTA\_EV\_R)
  - d. Interrupt-Maske (GPIO\_PORTA\_IM\_R)
  - e. Interrupt der Peripherie beim NVIC aktivieren (NVIC\_ENn\_R)

#### 3.2 Beispiel ADC – ADCO

#### 3.2.1 Abfolge Registerkonfiguration

Wichtige Schritte und dessen Abfolge:

Dazugehörige GPIO – Peripherie konfigurieren (gemäss 3.1.2 Abfolge Registerkonfiguration)

- Speziell:
  - o Digital I/O Bit löschen (GPIO\_PORTx\_DEN\_R)
  - Alternative Funktion selektieren (GPIO\_PORTx\_AFSEL\_R)
  - Ausschalten der analogen Isolation (GPIO\_PORTx\_AMSEL) mittels eines "1"

#### ADC - Peripherie konfigurieren

- 1. Run Mode Clock Gating Control (SYSCTL\_RCGCADC\_R) für den ADC Clock setzten. Dadurch wird der Clock zur Peripherie durchgeschalten und die Register sind nun les-/schreibbar
- 2. Festlegen der Sample-Sequenz Prioritäten (ADCO\_SSPRI\_R)
- 3. Sample Sequenz konfigurieren
  - a. Sequenz deaktivieren (ADCO\_TSSEL\_R)
  - b. Trigger Event festlegen (ADC0\_EMUX\_R)
  - c. Für jedes Sample der Sequenz die Eingangsquelle festlegen (ADC0\_SSMUXn\_R & ADC0\_SSEMUXn\_R)
  - d. Für jedes Sample der Sequenz die Kontrolle festlegen (beim letzten zusätzlich Ende markieren) (ADC0\_SSCTLn\_R)
- 4. Falls benötigt Interrupt konfigurieren
  - a. Interrupt-Maske festlegen (ADCO\_IM\_R)
  - b. Interrupt der Peripherie beim NVIC aktivieren (NVIC\_ENn\_R)
- 5. Logik der Sample Sequenz aktivieren (ADCO\_ACTSS\_R)